Projeto e Implementação de Decodificadores de Código em Plataformas FPGA
DOI:
https://doi.org/10.5753/reic.2018.1810Abstract
Esse artigo apresenta o projeto, implementação e caracterização de decodificadores de instruções sobre um processador que explora paralelismo em nível de instrução. O hardware projetado e implementado neste trabalho decodifica instruções previamente codificadas usando a técnica PBIW (Pattern Based Instruction Word). PBIW é uma técnica de codificação de instruções que não é dependente de um conjunto específico de instruções. O projeto e a implementação do decodificador de instruções PBIW possibilita avaliar os impactos reais da adoção de uma técnica de decodificação sobre o hardware do processador. Especificamente, os experimentos e resultados obtidos com o hardware decodificador revelam alternativas para minimizar o consumo de potência e a área ocupada pelo processador.Downloads
Não há dados estatísticos.
Downloads
Published
2018-01-31
Como Citar
de Araújo, F., & Santos, R. (2018). Projeto e Implementação de Decodificadores de Código em Plataformas FPGA. Revista Eletrônica De Iniciação Científica Em Computação, 16(1). https://doi.org/10.5753/reic.2018.1810
Issue
Section
Edição Especial: CTIC/CSBC